Pin Grid Array

PGA del Motorola XC68020.

La matriz de rejilla de pines[2] o PGA (por sus siglas en inglés) es una interfaz de conexión a nivel físico para microprocesadores y circuitos integrados o microchips.

También se denomina de la misma forma al encapsulado o empaquetado de los circuitos integrados (IC). Su alineación de pines se presenta en forma vertical y horizontal.

Originalmente el PGA, el zócalo clásico para la inserción en una placa base de un microprocesador, fue usado para procesadores como: Intel 80386 e Intel 80486.

Visión general

El zócalo de CPU consiste en un cuadrado de conectores en forma de agujero donde se insertan los pines del chip por medio de presión. Según el tipo de chip, tendrá más o menos agujeros (uno por cada patilla).

Encapsulado o empaquetado

En un PGA, el IC se monta en una losa de cerámica, que presenta una matriz de contactos o pines en una de sus caras. Luego, los pines se pueden insertar en los agujeros de un circuito impreso y soldarse.

Casi siempre se espacian 2,54 milímetros entre sí. Para un número dado de pines, este tipo de paquete ocupa menos espacio que los tipos más viejos como el dual in-line package (DIP o DIL).

Variantes del PGA

Las versiones plastic pin grid array ( PPGA) y posteriormente flip-chip pin grid array (FCPGA), fueron creadas por Intel Corporation para los microprocesadores Intel Pentium, y a menudo son usados en placas base con zócalos de CPU ZIF (Zero Insertion Force) para proteger los delicados pines.

Lista de zócalos PGA

AMD

Computadoras de sobremesa
Servidores

Intel

Computadoras de sobremesa
Servidores
  • Socket 8 (PGA 387)
  • Socket 603 (PGA 603)
  • Socket 604 (PGA 604)
  • Socket PAC418 (PGA 418)
  • Socket PAC611 (PGA 611)
Other Languages
български: Pin grid array
italiano: Pin Grid Array
日本語: Pin grid array
norsk bokmål: Pin grid array
português: Pin grid array
українська: PGA